Verilog HDL是在1983年,由GDA(GateWay Design Automation)公司的Phil Moorby首创的。Phil Moorby后来成为Verilog-XL的主要设计者和Cadence 公司(Cadence Design System) 的第一个合伙人。在1984-1985年,Moorby设计出了第一个关于Verilog-XL的仿真器,1986年,他对Verilog HDL的发展又作出了另一个巨大贡献:即提出了用于快速门级仿真的XL算法。随着Verilog-XL算法的成功,Verilog HDL语言得到迅速发展。1989年,Cadence公司收购了GDA公司,Verilog HDL语言成为Cadence公司的私有财产。1990年,Cadence公司决定公开Verilog HDL语言,于是成立了OVI(Open Verilog International)组织来负责Verilog HDL语言的发展。基于Verilog HDL的优越性,IEEE于1995年制定了Verilog HDL的IEEE标准,即Verilog HDL1364-1995。
Verilog HDL的IEEE标准的不同版本:
IEEE1364-1995,Verilog HDL IEEE标准的第一个版本。
IEEE1364-2001,Verilog HDL IEEE标准的第二个修订版本,修正并增强IEEE1364-1995,当前各种EDA工具
软件广泛使用和支持的Verilog标准版本。
IEEE1364-2005,Verilog HDL IEEE标准的第三个修订版本,用于保证与System Verilog的兼容性,与
IEEE1364-2001相比改变不大。 |