打印

关于quartus和modelsim时序仿真的问题,请教!

[复制链接]
1637|7
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
catiya|  楼主 | 2012-11-14 11:02 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
本人一直用quartus进行FPGA设计和时序仿真,目前用到的版本是9.1,大家知道ALTERA从quaruts10.0开始就舍去了自带的时序仿真工具,推荐大家使用ModelSim,我最近想把quartus升级到12.0,所以必须使用ModelSim进行时序仿真。


我的问题是,ModelSim仿真速度是否比quartus自带的仿真工具快很多?是否必须要编写TestBench代码才能产生波形激励,简单的时序仿真可以像quartus那样手动添加和修改激励波形吗?如果必须编写TestBench代码,那必须是Verilog编写吗?

如果太麻烦,还是用9.1好了,但仿真速度真是难以忍受啊!

相关帖子

沙发
haitao2000s| | 2012-11-14 15:55 | 只看该作者
是的

使用特权

评论回复
板凳
gongxiaosong| | 2012-11-14 18:08 | 只看该作者
我跟你一样也是升级了,我升级到了11.1,发现ModelSim其实也蛮好用的,假如你的激励不是寻常的时钟,不是很规则,我觉得写testbench比较好,比较简单得可以直接添加时钟激励以及添加值。ModelSim中compile比quartus中快很多。

使用特权

评论回复
地板
lxAPP| | 2012-11-14 18:27 | 只看该作者
欢呼猴哥

使用特权

评论回复
5
catiya|  楼主 | 2012-11-15 09:57 | 只看该作者
谢谢gongxiaosong,那看样子值得试试。

我的问题每个都可以用“是的”回答吗,haitao2000s?

使用特权

评论回复
6
lxAPP| | 2012-11-15 20:39 | 只看该作者
;P

使用特权

评论回复
7
GoldSunMonkey| | 2012-11-15 21:02 | 只看该作者
不一定快。不能,必须使用testbench. 不是,VHDL VERILOG都可以。

使用特权

评论回复
8
GoldSunMonkey| | 2012-11-15 21:02 | 只看该作者
谢谢gongxiaosong,那看样子值得试试。

我的问题每个都可以用“是的”回答吗,haitao2000s?
catiya 发表于 2012-11-15 09:57
全是不。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

45

主题

228

帖子

2

粉丝