系统要求:9路模拟量输入,采集后的数据实时传送到计算机,经过一定的运算绘出一个图形,这个图形根据这9路模拟量的变化而变化。由于这9路模拟量有一定的关系,因此采集的必须是同一时刻的9个量才正确。
系统指标:每一路的采集速率大于10Ksps,暂定16位AD。
方案构思如下:用Dsp和CPLD实现,数据经USB2.0送到计算机。 AD转换后的数据经FIFO RAM送到DSP,DSP负责同USB通讯,CPLD负责数据采集的时序和逻辑控制。 问题:现在的关键是这9路如何采集,9通道16位AD很少,是不可行的,有两种方法实现,1,用两片多通道AD,由于基本都带片内的多路开关和采样保持,这两片AD的时序如何协调,(这种方案不经济)2,用多路模拟开关,用一片单通道AD,这种方式下采样保持器是不是每路都要加,还是AD中带采样保持了就不用加了?运算放大器是不是每路都要有,时序逻辑控制该如何设计。
望高手指教,希望大家给我提出一个好的方案。
|