摘 要:给出了采用CPLD的水轮发电机组转速监控系统的设计原理和VHDL的语言描述,该设计具有结构简单、成本低和抗干扰性能强等特点。
1 概 述
转速数据是水轮发电机组运行状况的重要标志之一。准确地测量机组的转速并根据转速的变化及时地进行各种必要的控制操作,以保证水轮发电机组正常、安全运行,是该监控装置应完成的功能。
目前,国内水电站使用的大多是永磁发电机加电压继电器式、机械式等旧式转速信号器,存在结构复杂、测量精度低、工作可靠性差等缺点。本文所述的水轮发电机组转速监控系统是采用CPLD(ComplexProgrammable Logic Device)及少量的接口器件构成的,系统的功能结构描述采用VHDL(Very HighSpeed Integrated Circuit Hardware DescriptionLanguage)。由于采用的CPLD芯片能够高密度、高速度、高性能地实现复杂数字系统的设计,使硬件设计大大简化。具有设计硬件结构简单、测量精度高、抗干扰能力强等特点。
2 设计原理
硬件结构如图1所示。CPLD芯片是整个系统设计的核心器件。
2.1 转速传感器
本设计中的转速传感器采用光电式脉冲编码器,与待测发电机主轴同轴相连。传感器上均匀分布有60个感光孔,使转速为n的水轮发电机,每分钟有60n个脉冲输出,即每秒有n个脉冲,故可以通过对传感器的输出脉冲频率fp的测量得到水轮发电机的转速值n(脉冲频率fp与转速n在数值上相等)。
2.2 输入电路
输入电路由施密特触发器和光电耦合器件构成,对光电传感器的输出脉冲信号进行整形放大,并实现光电传感器与CPLD的输入隔离,提高系统的工作可靠性。
2.3 CPLD芯片
由于所有的Altera系列器件都使用CMOS处理工艺,与双极型工艺相比,具有功耗更低、可靠性更FLEX10K系列CPLD芯片。
FLEX(Flexible Logic ElementMatrix,可更改逻辑单元阵列)10K系列器件是嵌入式PLD产品,每个FLEX10K器件包含一个嵌入式阵列和一个逻辑阵列。嵌入式阵列由一些嵌入式阵列块(EAB)组成,用于实现各种复杂的逻辑功能。逻辑阵列由逻辑阵列块组成,用于实现通用逻辑。FLEX10K器件采用可重构的CNOSSRAM单元,其结构集成了实现通用多功能门阵列所需的全部特征,器件容量可达1万~25万门。具有功耗低(多数器件在静态模式下电流小于0.5 mA)、互连方式灵活、支持多电压I/O接口等特点,能够高密度、高速度、高性能地将整个系统集成于单个器件中。表1提供了FLEX10K系列典型器件的特性。
考虑本系统的性能、经济性等因素,选用EPF10K10器件完全能满足设计要求。 |