打印

上拉电阻产生降低输入阻抗

[复制链接]
3329|5
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
kanglijun123456|  楼主 | 2012-12-17 14:33 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
bruceding| | 2012-12-17 15:16 | 只看该作者
由于coms输入电容很小,输入阻抗很大,因而较少的感应电荷就能产生较高的电压,容易静电击穿,上下拉电阻R,可以简单的以为输入阻抗即变成了R,这样就可以把电荷释放掉。
但是现在很多coms芯片内置了静电保护电路,无需担心了。

使用特权

评论回复
板凳
airwill| | 2012-12-17 16:26 | 只看该作者
楼上分析得很正确.
CMOS 是绝缘删场效应管输入, 输入阻抗很高, 上 M欧姆很正常. 所以需要上下拉电阻释放静电
现在大部分CMOS 芯片都内置了静电保护电路, 但输入口的上下拉电阻仍然需要, 目的是提供确定电平, 降低功耗.

使用特权

评论回复
地板
kanglijun123456|  楼主 | 2012-12-18 10:04 | 只看该作者
谢谢高手指点

使用特权

评论回复
5
QQ435965858| | 2012-12-18 14:06 | 只看该作者
学习

使用特权

评论回复
6
kmyft| | 2013-6-9 11:40 | 只看该作者
我之前也是不懂为何能降低输入阻抗,学习了

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:坚决不发灌水帖,在我发帖满1000时应该比现在牛逼很多。

4

主题

364

帖子

0

粉丝