在TI在线培训中心的“电源入门之线性稳压器基础知识”课程考试中,遇到这么一道题目,如下图所示:
题目的意思就是说输入是1.2V,输出是1.0V,我选D的原因是:C不用说了,讲师的PPT里都有提到NPN型的特性之一是输入要比输出高0.9~1.5V,不选A和B是因为它们的最低输入电压要求可能无法满足,因为压降受Vgs制约,还可能受输出电流的影响,而它们的输入输出压降可能都能满足要求,至少PMOS可以,因为Rdson很小。
可惜答案是A-NMOS,如果这样,D-PNP为何不可以呢,是输入电压太低?压差肯定可以满足的,PPT里提到压降在100~700mV。至于输入,看LP3879的原理框图,Q1的PN结电压+Q2的集电极发射极管压降,似乎1.2V也足够了,除非Q2管压降很大。还有B-PMOS为何也不行,输入问题还是压降问题?
请大家帮忙分析一下,谢谢!
|