经过成本和功率优化的基带 无论目标基站的配置如何,开发人员都可以使用方便的图形用户接口,方便地配置 LTE 基带目标设计平台LogiCORE™ IP的组件,优化成本和功率。 例如,LTE Turbo Decoder可以由1、2、4或8个并行解码装置生成,这样可以实现从微蜂窝到最复杂的宏蜂窝的所有外形的资源优化。 开发人员可以把Xilinx的生产质量的 LTE 基站功能集成到现有的设计中,或者定制Xilinx LTE定向参考设计来利用它们本身的增值技术。 LTE基带目标设计平台的组件
LTE基带目标设计平台的关键特点 • 作为嵌入式开发套件(EDK)项目交付系统级参考设计
• 轻松的修改和增加客户 IP
• 经过高度优化的 LTE 基带目标设计平台 LogiCORE IP 组件
• 组件 LogiCORE IP 可以获得位准确度性能 C 模型的支持,从而加速了系统级仿真。 基带处理生态系统 基带处理子系统的设计不能与其周围环境割裂开来。基于这种考虑,Xilinx和Wintegra有限公司已经开始合作优化Layer-1和更高层之间的交互,这对满足 3GPP-LTE 苛刻的端到端系统的潜在目标至关重要。 基于报文的应用程序编程接口(API)支持3GPP-LTE规范定义的设施和过程,同时使开发人员无需再去了解底层 IP 接口任务的细节。与 LTE 基带目标设计平台的其它部分相同,API支持各种基站外形、带宽和帧结构。API 起初是在Xilinx Microblaze™软处理器上实现的,它对于任何处理元件都是可移动的,并且设计成可以适应各种公共连接功能选配件。 Xilinx还与许多系统集成商网络合作,致力于加速作为LTE基带目标设计平台的组成部分的交钥匙产品和服务的交付速度。除了平台专业技术,这些公司还提供了增值IP,以及丰富的无线系统集成和验证经验。所有的Xilinx基带处理元件都设计用于生产系统,并使用Agilent Technologies的LTE测试设备进行了系统级测试。 |