打印

关于FPGA实现SPI,从机模式下检测SCK上升、下降沿的问题

[复制链接]
1580|1
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
bestmjl|  楼主 | 2012-12-27 20:54 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
本帖最后由 bestmjl 于 2012-12-27 20:57 编辑

下面两种检测SCK上升沿的方式各有什么优缺点吗
        前段时间做FPGA与ARM的SPI通讯,利用FPGA从机控制,检测ARM输出的SCK电平,原先采用方式1,此时芯片工作不正常,一些未定义的LED灯的状态都会有误;后来采用一般的方式2,此时可以正常收发数据。不过对方式1的不正常使用还是不解,有没有高手遇到过类似问题?
1.always @(posedge SCK)
2.always @(posedge clk)  
SCKr <= {SCKr[1:0], SCK};
wire SCK_risingedge = (SCKr[2:1]==2'b01);  

相关帖子

沙发
心染红尘| | 2015-1-22 22:35 | 只看该作者
我也正在做ARM与FPGA通信,遇到了楼主同样的问题

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

1

主题

5

帖子

0

粉丝