PHY使用方面的混乱状态 人们很容易将PHY误认为是硅芯片,而混淆其用途。PHY是一个包括子层的规范层。我们可用单一或多个器件实施设计人员通常称之为电子规范的PHY.对子层的使用主要取决于具体的细分市场和所用协议。 通信协议中的PHY层通常使用的是PCS、PMA和PMD子层。图2显示的是在局域网应用中使用赛灵思TEMAC (10M/100M/1G) LogiCORE的示例,其中千兆位以太网MAC接连与1000BASE-X PCS/PMA和激光收发器1000BASE-X PMD进行通信。此时,PHY同时实施在了FPGA和可选的光学收发器器件之中。 以太网通信应用中的PHY PCS、PMA和PMD层示例
图2以太网通信应用中的PHY PCS、PMA和PMD层示例
硬化或嵌入式IP考虑事项
赛灵思通常会在FPGA中直接集成PCI Express和千兆位以太网等常用的协议。这硬化版本可实施协议的部分或全部功能。在上述这两种情况中,LogiCORE封装作为LogiCORE产品的一部分实施MAC和物理层(PCS和PMA)。封装包含硬化模块并与高速串行收发器相连接。就TEMAC而言,硬化IP实施MAC和部分PCS以及PCI Express LogiCORE的事务处理和数据链路层。可用赛灵思的高速串行收发器向导来查看并修改GTP/GTX设置。 10Gb以太网——XAUI 10Gb以太网标准是一种IEEE规范,其定义的标称速率是千兆位以太网的10倍。物理层包含的一个接口可将MAC连接于PHY、PCS、PMA和PMD.至于赛灵思LogiCORE,10Gb媒体独立接口(XGMII)可连接至光学模块或10Gb以太网XAUI.PMA和PMD既可视为外部器件(如在光学收发器中),也可以视为XAUI的一部分(如在芯片间或背板应用中)。 通用分组无线接口v4.0 通用分组无线接口(CPRI)可用于无线电设备控制器或基站以及一个或多个无线电设备单元之间的连接。CPRI规范涵盖了OSI堆栈的第一层和第二层,物理层(第一层)定义了传统基站使用的电气接口以及支持远程无线电设备的基站光学接口。赛灵思CPRI LogiCORE在GT中实施PHY,在FPGA逻辑中实施数据链接(第二层)。 3G和6G OBSAI RP3-01 OBSAI RP3-01蜂窝式基站协议分为较低的物理层和较高的应用、传输和数据链路层。应用层可连接于基带或RF卡,而数据链路层可连接于物理层。赛灵思用FPGA中的收发器实施PHY,处理电气部分,并连接到外部光学收发器模块。 第一代和第二代PCI Express PCI Express协议应用于物理层、数据链路层和事务处理层。由于这种标准非常通用,因此新兴串行协议往往寻求在电气规范方面与其兼容或类似,据此,ASSP和其他PHY器件厂商就能重用精心测试的IP产品了。赛灵思通过自身及其AllianceCORE合作伙伴在集成式硬IP模块和软IP中实施了第一代和第二代PCI Express协议。 串行RapidIO 虽然串行RapidIO协议与PCI Express一样也应用于三个层中,但却分别为物理层、逻辑层和传输层。由于RapidIO和XAUI的应用目标类似,串行RapidIO设计人员因而能重用其现有的XAUI电气设计方案。赛灵思GT向导可通过串行RapidIO模板支持串行RapidIO PHY. |