打印

用FPGA做倍频的基础问题

[复制链接]
2124|7
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
醉小清风|  楼主 | 2013-1-7 15:38 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
我现在做的东西需要用FPGA的基频(50M?)来做最大的倍频,敢问各位大虾,FPGA的倍频应该有限制的吧?  这个限制由哪些因素来限制,一般倍频是多大? 10倍频?四倍频。    谢谢各位了!

相关帖子

沙发
kkzz| | 2013-1-7 16:47 | 只看该作者
xilinx的FPGA 200M木有问题的

使用特权

评论回复
板凳
gaochy1126| | 2013-1-7 22:43 | 只看该作者
如果频率太高了 应该就要考虑受到应用环境干扰的问题了吧

使用特权

评论回复
地板
醉小清风|  楼主 | 2013-1-8 10:06 | 只看该作者
kkzz 发表于 2013-1-7 16:47
xilinx的FPGA 200M木有问题的

如果要做到500M以上呢,是不是现有的FPGA芯片都达不到要求?

使用特权

评论回复
5
hawksabre| | 2013-1-8 20:23 | 只看该作者
如果对速率要求太高的话   还是建议使用纯硬件电路实现   使用芯片实现受限于芯片本身的速度  呵呵   你自己可以参考一些技术手册

使用特权

评论回复
6
Backkom80| | 2013-1-9 08:04 | 只看该作者
你用什么来倍频的?
PLL or DCM?

使用特权

评论回复
7
ljc24156313| | 2013-1-24 15:10 | 只看该作者
不是很懂

使用特权

评论回复
8
harvard83| | 2013-1-24 22:27 | 只看该作者
DCM做2倍没问题吧

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

20

主题

70

帖子

0

粉丝