用FPGA做倍频的基础问题

[复制链接]
2464|7
 楼主| 醉小清风 发表于 2013-1-7 15:38 | 显示全部楼层 |阅读模式
我现在做的东西需要用FPGA的基频(50M?)来做最大的倍频,敢问各位大虾,FPGA的倍频应该有限制的吧?  这个限制由哪些因素来限制,一般倍频是多大? 10倍频?四倍频。    谢谢各位了!
kkzz 发表于 2013-1-7 16:47 | 显示全部楼层
xilinx的FPGA 200M木有问题的
gaochy1126 发表于 2013-1-7 22:43 | 显示全部楼层
如果频率太高了 应该就要考虑受到应用环境干扰的问题了吧
 楼主| 醉小清风 发表于 2013-1-8 10:06 | 显示全部楼层
kkzz 发表于 2013-1-7 16:47
xilinx的FPGA 200M木有问题的

如果要做到500M以上呢,是不是现有的FPGA芯片都达不到要求?
hawksabre 发表于 2013-1-8 20:23 | 显示全部楼层
如果对速率要求太高的话   还是建议使用纯硬件电路实现   使用芯片实现受限于芯片本身的速度  呵呵   你自己可以参考一些技术手册
Backkom80 发表于 2013-1-9 08:04 | 显示全部楼层
你用什么来倍频的?
PLL or DCM?
ljc24156313 发表于 2013-1-24 15:10 | 显示全部楼层
不是很懂
harvard83 发表于 2013-1-24 22:27 | 显示全部楼层
DCM做2倍没问题吧
您需要登录后才可以回帖 登录 | 注册

本版积分规则

20

主题

70

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部