求助CYCLONE FPGA管脚的一些用法和参数

[复制链接]
3216|0
 楼主| tcsheep01 发表于 2009-3-14 20:24 | 显示全部楼层 |阅读模式
1&nbsp;电源的问题<br />&nbsp;&nbsp;1.1&nbsp;不用到的BANK可以不要连VCCIO到VCC3.3吗?<br />&nbsp;&nbsp;1.2&nbsp;对VCCIO&nbsp;看了一些资料,有一点不明白,如果用LVTTL是3.3V的输入,如果用其他电平规范的,比如2.5V的,VCCIO就接2.5V吗?还是内部可以用QUARTUS的PIN&nbsp;PLANNER编程实现电压自动转换?<br />&nbsp;&nbsp;1.3&nbsp;VCCINT有4个管脚,表示内核电压,全部一定都要连VCC2.5V吗<br /><br />&nbsp;&nbsp;1.4&nbsp;关于供电的管脚,除了VCC_PLL,VCCIO,VCCINT&nbsp;3种管脚连电,还有哪些供电管脚?VCCREF一定要的吗,这个管脚是什么个用法?<br />2&nbsp;特殊管脚的问题<br />&nbsp;&nbsp;2.1&nbsp;DQS&nbsp;for&nbsp;x8&nbsp;in&nbsp;the&nbsp;T144这个是啥,网上资料不多,希望懂的人指导一下,DQS,DQ,DM都不很清楚,即使看了DATASHEET<br />&nbsp;&nbsp;2.2&nbsp;DEV_OE和DEV_CLRn&nbsp;这两个管脚一般怎么用?设置他们有什么实际操作的需要?<br /><br />希望达人指导,把解答和题号对上,感激不尽。<br />&nbsp;&nbsp;<br />&nbsp;&nbsp;
您需要登录后才可以回帖 登录 | 注册

本版积分规则

3

主题

6

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部