打印

深圳图像采集项目外包。

[复制链接]
1901|2
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
SCREWJIA|  楼主 | 2013-1-26 00:05 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
swustlx86| | 2013-1-30 12:59 | 只看该作者
帮忙顶一下            

使用特权

评论回复
板凳
vincentyeh| | 2013-3-4 10:30 | 只看该作者
基本结构FIFO(First in First out) 符合高速影像先进先出的结构,尤其适用于数码影像资料的暂存器使用。
一.独立的写入/ 输出程序,较低的输入clock rate,可有效地为贵司简化开发成本以及时间。
二.支援影像/图像数位资料VGA到1080p,内部架构为8Mx 16bit**体架构,最高速度可达到150MHz,可满足1080p的设计需求。
三.具有输入/输出智能控制(enable control) , 可做双倍**体(double buffer)控制,在frame 图框控制编程上尤其方便。
參考來源:AVERLOGIC,ALTERA.

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

1

主题

2

帖子

0

粉丝