打印

用FIFO实现DSP间的双向并行异步数字通信

[复制链接]
1632|0
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
圣斗士星矢|  楼主 | 2013-2-4 15:19 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
用FIFO实现DSP间的双向并行异步数字通信
在多CPU的分布式信号处理系统中,往往涉及CPU间的通讯与数据交换,大数据量的数据传输一般采用DMA方式,而小数据量的数据交换采用并行接口则比较快速灵活。因此,对于传输速度要求较高的DSP间的小数据量的数据交换及通讯来说,要提高DSP的工作效率,不仅要求并行接口的响应快,而且必须采用异步方式以免相互等待。本文介绍了采用CYPRESS公司的FIFO芯片CY7C419来实现DSP间的双向并行异步通讯接口。该方法不仅比用TTL锁存器的方式速度快,而且译码逻辑简单,另外,由于FIFO芯片有一定的深度(256个),因此,在少于256个数据传输时,可实现零等待时间。

用FIFO实现DSP间的双向并行异步数字通信.pdf (363.2 KB)

相关帖子

发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

31

主题

31

帖子

1

粉丝