如图, 此电路是工控领域一个用量极大的一个非常成熟的电路局部.
最左边KEY是32v电压,最右边的CPLD pin1为低时候,CPLD pin2输出低.
我对这个电路的短路保护百思不得其解,
当CPLD pin2变高, 则Q8 Q9导通, Q7 导通, 差不多32v电压呈现在最左边的START RELAY上.当在导通状态下,STARTRELAY短接到地时候, CPLD pin1迅速跳变为低, CPLD pin2则输出低电平,从而断开Q7.
我的疑问是,
1. 当短路瞬间,Q6应该是导通的, 则U4的LM2901 Pin5应该呈高电平,于是U4 Pin7低电平, 那么U4 pin2 Pin1又应该是什么状态?
2. 理论上,当CPLD pin2为高,Q7导通时,STARTRelay如果短接到底,则U4 pin7的电平变化就可以直接送入CPLD进行逻辑判断,为什么还要再加一级比较?(特别是那个二极管,用意何在)
菜鸟一只,请各位大侠赐教,万分感激了!
|