打印

关于上拉电阻的问题,请各位指点

[复制链接]
1626|4
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
saul_1986|  楼主 | 2009-7-10 16:49 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
NE5532| | 2009-7-10 20:09 | 只看该作者

因素很多

上拉的目的决定电阻的选择。

使用特权

评论回复
板凳
iC921| | 2009-7-10 20:41 | 只看该作者

确实如此

比如,如果是为了锁定数据线电平,大点的电阻也没事,省电,但抗干扰能力要下降。

使用特权

评论回复
地板
常来21ic| | 2009-7-10 23:21 | 只看该作者

输入输出阻抗来决定...

一个例子:
1、假设你的后级输入阻抗比较小 假设为1k。
2、假设你的上拉电阻就是前级的输出阻抗。

那么这个情况下选择5k--10k的上拉,信号几乎不能传输到后级。
这个情况很少见,举这个例子只是为了说明5k--10k的上拉电阻不是随时都通用的。

现在大部分ic的io输入阻抗比较大,数百k以上....选择用1k--100k的上拉电阻都可以的,只是如楼上所说,上拉越大,抗干扰能力越弱。

使用特权

评论回复
5
louyurui| | 2009-7-12 20:33 | 只看该作者

为什么上拉越大,抗干扰越弱呢?请教

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

3

主题

6

帖子

0

粉丝