请教ADC与FPGA之间通过LVDS方式相联的问题

[复制链接]
3840|5
 楼主| xiao_mm 发表于 2007-7-17 13:35 | 显示全部楼层 |阅读模式
请教ADC与FPGA之间通过LVDS方式相联的问题


请教ADC与FPGA之间通过LVDS方式相联的问题

我现在要做一个电路板,只有两片芯片,ADC和FPGA,其中ADC采用AD12401,采样率400兆,差分输出;FPGA采用V4。

现在有一个问题就是ADC输出的LVDS信号的电压标准是1.25V的,而V4 的I/O口的LVDS信号的标准是2.5V的,做实际电路板时可以直接把它们直接连接起来吗?还有要通过一个电压转换器把1.25V的转化为2.5V的,请各位帮忙解答,谢谢!

还有一个问题就是,在ADC和FPGA之间的LVDS连接线是不是还要接匹配阻抗啊?
我的ADC是总共有24个输出端口,那样就有24对(也就是48根)输出线。
对于这样的情况,要怎样进行电阻匹配呢?
不可能分别都接吧,那样太浪费电路板面积了。谢谢!
 楼主| xiao_mm 发表于 2007-7-17 14:39 | 显示全部楼层

1

我从别的论坛上复制过来的,自己回答不上来,想知道答案,就拷贝到这里了
analogman 发表于 2007-7-17 15:01 | 显示全部楼层

不用,lvds输入输出接口内一般都集成了匹配电阻

leo305 发表于 2007-7-21 20:53 | 显示全部楼层

也想了解,关注中~~~

t_and_t 发表于 2011-9-1 11:25 | 显示全部楼层
1# xiao_mm

请问楼主这个问题是怎么解决的呢,我也想知道,ADC 是不是直接与FPGA 的LVDS口 相连呢,
freestarxx 发表于 2013-11-7 10:17 | 显示全部楼层
不用电平转换器,直接连接再配上100欧姆负载即可(Altera系列),因为LVDS标准是一致的,用的是电流驱动,识别的是压差。你可以看看cyclone的用户指南有具体解释,其支持的电压范围是0~2.4V
您需要登录后才可以回帖 登录 | 注册

本版积分规则

14

主题

38

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部