打印

用FPGA还是CPLD?

[复制链接]
1168|4
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
情场探花|  楼主 | 2013-4-25 09:55 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
有一个板,目前是用74芯片搭的。考虑用FPGA或者CPLD取代它。但是不能决定究竟用哪个,请大家帮拿个主意。
要考虑时序问题。为了防止一个信号过早到来,给它串了两个非门。不知道FPGA、CPLD里怎么实现?
再就是成本问题和焊接问题了。我不需要重复使用,所以FPGA或者CPLD就直接焊死,不用插座。
还有电压问题。我用3V3的。估计FPGA和CPLD都满足的。

相关帖子

沙发
zhangyu198530| | 2013-4-25 10:36 | 只看该作者
不复杂的话一片CPLD搞定。FPGA会浪费资源的。

使用特权

评论回复
板凳
jjjyufan| | 2013-4-25 11:09 | 只看该作者
我用这家的CPLD 和FPGA 你可以看看 www.latticesemi.com.cn

使用特权

评论回复
评论
情场探花 2013-4-25 12:38 回复TA
我现在用的是ALTERA 的 CPLD。不知LATICE的这个语言相同吗?开发板多少钱?亦或免费? 
地板
jjjyufan| | 2013-4-25 14:49 | 只看该作者
免费的 具体你去咨询

使用特权

评论回复
5
zhangmangui| | 2013-4-25 16:03 | 只看该作者
直接用CPLD吧  FPGA价格高点  而且只做逻辑的话 就太浪费了

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

441

主题

1186

帖子

6

粉丝