[Cortex-M0技术交流] NANO100系列的I2C上拉电阻问题

[复制链接]
2463|6
 楼主| 恋子炎 发表于 2013-5-2 14:18 | 显示全部楼层 |阅读模式
SDA和SCL应该分别用多大的上拉电阻啊,10K的果断是不能驱动的,试了一下20K(稍微好点),又试了一下47K还是不行。。输出的I2C波形电平还是不稳,虽然逻辑分析仪能够正确解读数据,但是驱动不了器件。

蛋疼的是NAN0的datasheet上面并没有相关的应用电作为参考。。

各路好汉,来帮帮忙吧!
 楼主| 恋子炎 发表于 2013-5-2 14:19 | 显示全部楼层
自己先顶起
wm20031015 发表于 2013-5-3 00:01 | 显示全部楼层
如果边沿的时间过长,减小上拉电阻,如果不能改善,降低工作频率试试
 楼主| 恋子炎 发表于 2013-5-4 11:34 | 显示全部楼层
边沿时间是什么意思?
cjp88811283 发表于 2013-5-4 12:35 | 显示全部楼层
clk和data的上升沿、下降沿啊
 楼主| 恋子炎 发表于 2013-5-4 16:35 | 显示全部楼层
上拉电阻越小,边沿时间久越短吗?
xuelongzhiwu 发表于 2013-5-4 16:50 | 显示全部楼层
学习学习
您需要登录后才可以回帖 登录 | 注册

本版积分规则

15

主题

78

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部