打印

深圳寻经验丰富硬件工程师LAYOUT

[复制链接]
2671|15
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
clarkzh|  楼主 | 2013-5-7 18:47 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
lbypcb| | 2013-5-8 01:00 | 只看该作者
可惜哦,楼主要求在深圳,如果需要北京的话,可以联系我 qq 1105881202

使用特权

评论回复
板凳
capacitor_jack| | 2013-5-8 08:40 | 只看该作者
10年的工作经验,软件用PADS的行吗?

使用特权

评论回复
地板
867405479| | 2013-5-8 20:03 | 只看该作者
郁闷,没有工作经验呀

使用特权

评论回复
5
brandnew| | 2013-5-8 20:17 | 只看该作者
867405479 发表于 2013-5-8 20:03
郁闷,没有工作经验呀

:(

使用特权

评论回复
6
nop123| | 2013-5-8 20:20 | 只看该作者
我在深圳: QQ2213910815

使用特权

评论回复
7
hexiaofeng171| | 2013-5-9 10:57 | 只看该作者
用AD9 在深圳 QQ 282414671

使用特权

评论回复
8
cain168| | 2013-5-9 13:04 | 只看该作者
我在深圳QQ:553586211

使用特权

评论回复
9
divydong| | 2013-5-9 21:25 | 只看该作者
AD10,深圳,qq:59869490,

使用特权

评论回复
10
芯灵| | 2013-5-10 22:46 | 只看该作者
南山科园 QQ:  870035550

使用特权

评论回复
11
jls1976| | 2013-5-11 15:42 | 只看该作者
可惜我在长三角

使用特权

评论回复
12
mcizhy| | 2013-6-19 15:57 | 只看该作者
深圳的跟上。熟练使用AD10,allegro等软件,熟悉硬件设计以及高速PCB layout,4层,6层,8层都熟悉,等长及阻抗控制熟悉。个人网站:www.gaosupcb.com

使用特权

评论回复
13
fxxxysh123456| | 2013-6-21 15:53 | 只看该作者
:handshake

使用特权

评论回复
14
飞扬自我| | 2013-6-26 22:53 | 只看该作者
    在此前曾在一家上市专业PCB设计公司工作三四年,工作涉及PCI、CPCI、PCI-EXPRESS、ATCA、XAUI、SATA&SATAII 、10GHz高速差分信号、DDR&DDRII SDRAM 800M、TI DSP系列、MCU、ARM7&ARM9系列、可编程逻辑、 DLP-RAMBUS RLDRAM、开关电源设计(Switch Power Supply)、高速背板等多层电路板设计。参加过设计过多种光纤通信信号处理板,雷达成像板(DSP,DDR,12.5G的高速信号)等。
     设计经验:2-18层等高速、高密度电路板,数字板、模拟板、数模混合板、电源板、射频板、背板或其它各类PCB板设计。
    合作内容:1、封装绘制,2、PCBLayout 3、Gerber out
    合作宗旨:1、技术保密 2、诚实守信 3、保证质量。4、快速交货
对于信用客户,承诺半年无偿技术支持
    期待与您的合作!
   业务qq:511760409 注明pcb外包设计。电话(15820200369 广州号)尽量晚上联系

使用特权

评论回复
15
mingyanren| | 2013-10-14 09:39 | 只看该作者
深圳硬件工程师,QQ 17477736

使用特权

评论回复
16
hjz007| | 2013-10-14 09:50 | 只看该作者
本帖最后由 hjz007 于 2013-10-14 09:56 编辑

我在深圳大工业区, 从罗湖可以直接坐车过来.
如果可以用allegro的话,我可以, 我布出来的板子,信号干扰会在器件自身的干扰小.
不过有一点,我布的板很丑. 原因不是审美观点, 而是我第一考虑的是信号完整性问题, 再考虑器件摆放的美观问题.
我的做法是先确定关键信号路径的走线, 确保信号得到最好的屏蔽和保护, 确保关键路径走空最少, 路径最短, 重要的去耦电容和器件靠得最近. 然后其它器件的就往里面塞.
不过得给银子还可以才行
QQ386423019

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

101

主题

384

帖子

0

粉丝