请教关于AD采样和sram保存数据的问题

[复制链接]
3721|10
 楼主| pangning7085 发表于 2013-5-13 10:54 | 显示全部楼层 |阅读模式
   请教大家一个问题:我现在做课题,需要把AD采样的数据存储起来,待采样结束后在一起传到上位机。我的思路是这样的:
  AD采样的结果通过FPGA保存在RAM中,然后再通过FPGA读取SRAM中的数据通过USB口或者串口传给上位机。
  请问这样的想法可行吗?FPGA内部需不需要做一个FIFO?可以接收到一个AD数据立即就送到SRAM中吗?
谢谢大家~~
huangxz 发表于 2013-5-13 12:42 | 显示全部楼层
方案可行,但指标还是需要认真考虑一下,如果速度慢是没有必要做FIFO的

评分

参与人数 1威望 +2 收起 理由
pangning7085 + 2 谢谢~

查看全部评分

Backkom80 发表于 2013-5-13 13:13 | 显示全部楼层
可以的,也可以边采边传,

评分

参与人数 1威望 +2 收起 理由
pangning7085 + 2 赞一个!

查看全部评分

廊桥拾梦 发表于 2013-5-13 19:02 来自手机 | 显示全部楼层
只要读取的频率不低于AD采集频率也可以,如果读取频率较好的话还是得加fifo

评分

参与人数 1威望 +2 收起 理由
pangning7085 + 2 赞一个!

查看全部评分

GoldSunMonkey 发表于 2013-5-13 20:37 | 显示全部楼层
huangxz 发表于 2013-5-13 12:42
方案可行,但指标还是需要认真考虑一下,如果速度慢是没有必要做FIFO的

嗯,速度如果一直可以不用fifo
GoldSunMonkey 发表于 2013-5-13 20:37 | 显示全部楼层
Backkom80 发表于 2013-5-13 13:13
可以的,也可以边采边传,

对头
GoldSunMonkey 发表于 2013-5-13 20:38 | 显示全部楼层
廊桥拾梦 发表于 2013-5-13 19:02
只要读取的频率不低于AD采集频率也可以,如果读取频率较好的话还是得加fifo ...

FIFO得看情况而定
廊桥拾梦 发表于 2013-5-14 08:30 | 显示全部楼层
GoldSunMonkey 发表于 2013-5-13 20:38
FIFO得看情况而定

是唉 有必要就加没必要就不加
GoldSunMonkey 发表于 2013-5-14 13:51 | 显示全部楼层
廊桥拾梦 发表于 2013-5-14 08:30
是唉 有必要就加没必要就不加

你说的太好了,等于没说。哈哈。;P

不过这是我开玩笑的话,实际情况的确如此
廊桥拾梦 发表于 2013-5-14 14:22 | 显示全部楼层
GoldSunMonkey 发表于 2013-5-14 13:51
你说的太好了,等于没说。哈哈。

不过这是我开玩笑的话,实际情况的确如此 ...

猴哥你就调侃我吧
pan757920300 发表于 2020-3-15 23:45 | 显示全部楼层
您好,我也在做相关事情,您qq多少,向您请教谢谢。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

16

主题

59

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部