编码锁存电路如图
2
所示,
图中
74LS148
是
8
线
-3
线优先编码器,
它的
EI
、
GS
、
EO
是输入、输出使能端及优先标志端。当
EI=0
时,编码器进入工作状态,如果
这时输入端至少有一个编码请求信号(逻辑
0
)输入时,在输出端有编码信号输
出,同时为
0
,否则为
1
;当
EI=1
时,优先标志和输出使能端均为
1
,编码器处
于禁止状态。
当主持人按动清除
/
开始键时,
将
RS
锁存器
74LS279
全部清零,
译码驱动电
路的输出为
0.
这时
LED
显示器灯灭,同时由于
U2A
的
1Q1
端输出为低电平使得
G2A
输出为
0
,则
EI=0
,编码器使能,输入有效。但由于此时
72LS279
为清零状
态,输出全部为
0
,不管
Key1-Key8
有无按键按下,显示组号的显示器显示结果
为
0
,当然计数器也不工作,输出为
0
,也就是说抢答还未正式开始。当主持人
释放清除
/
起始键
J9
后,锁存器清零状态,由于
EI
依然为
0
,编码其使能,发
光二极管点亮(在计时电路中给出)
,计数器开始计时,抢答开始。在这期间只
要按动任意输入抢答键,编码器输出经
RS
锁存器锁存,由显示器显示组号;与
此同时,由于有有效输入信号输入,
GS
由
1
翻转为
0
,
U2A
的
1Q1
输出端为
1
,
EI=1
,编码器输入禁止,停止编码,封锁其他组的按键输入信号,
LED
显示最先
按动按键的那个组号,
实现优先抢答功能。
在显示选手号时,
本来对应显示
0-7
,
本电路采用加上一个加法器
74LS283
实现了使显示器显示 |