打印

嵌入式高达100万并发的千兆TCP硬件协议栈IPCORE

[复制链接]
2485|1
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
drentsi|  楼主 | 2013-5-21 10:19 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
本帖最后由 drentsi 于 2013-5-23 08:34 编辑

全硬件千兆TCP协议栈IPCORE,适用于嵌入式场合,提供1k~1M个并发TCP连接
TCP收发窗口8KB~64KB可配置,因此总连接数取决于配置的内存大小及窗口大小
使用FPGA并且外挂内存128MB~16GB
以IPCORE,编译好的模块方式提供,可嵌入用户自己的FPGA工程中,总线、接口用户自行设计,还可以增加其它功能
初步估计FPGA资源约占spartan-6的LX16的80%左右
用户可以把这个FPGA挂在ARM的总线上,性能是强悍的,成本是很低的,这个芯片加上PHY、内存等总硬件成本不超过200元
CPU轻松处理超过1000个的并发TCP连接,以往处理这样大的连接需要高级的多核服务器,现在可以做到一个小板上

合作方式:
1.提供公开的IPCORE,编译好的模块,说明手册等
2.用户自行设计板卡,只需把IPCORE嵌入工程即可
3.授权,板卡第一次上电时输入授权码,即可激活,授权费用很低


电邮联系dren82@163.com

相关帖子

沙发
mmuuss586| | 2013-5-21 14:55 | 只看该作者

这么难/晕了。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:学习,思考。

144

主题

1720

帖子

43

粉丝