这里介绍Allegro自动及交互绕线的两种方法,具体请见下面内容。 随着高速PCB布线的普及,布线的连通已经不能达到高速PCB设计的要求,布线长度要求是高速PCB会涉及到的一个基本问题。那怎样在实际PCB布线中完成这些呢? 一、 设定好相关参数后通过SpecCTRa进行自动绕线;
具体命令在菜单:Route>Elongation by pICk,见下图:
操作步骤:
1,给需要绕线的Net设定长度规则
关于Net等长设定这里不再做作详细介绍,如果对这部分有疑问请参考help相关文档。
我们这里举一个比较简单的例子,对一个只有一对PIN Pair的网络设定一个绝对长度,可以使用Edit-Properties,对一个Net进行定义,添加ProPGAtion_Delay设定,值为:L:S:1500:1600,这个定义意思为给所选Net一个走线长度限制,范围为1500mil到1600mil之间,
见下图:
设定好了,点击OK推出即可。
可以用Show Element来检查一下设定是否OK,见下图:
2,开启长度检查开关
点击菜单Setup>Constraints或者直接点击工具菜单 ,
出现窗体:
点击Electrical constraint sets…
|