随着数据通信的发展和普及,调制解调器的应用范围越来越广。归结起来,凡是需利用模拟信道实现数据传输的场合,都需要用调制解调器作为DCE,完成DTE与线路的连接。在很多场合,例如通过电力线通信专网传输各种自动化信息时,要求进行同步传输。但目前市售的调制解调器均只支持异步通信。针对这种情况,我们研制了同步调制解调器。该调制解调器选用支持同步通信的RC56D/SP调制解调器芯片组完成调制解调功能,采用TMS320F206数字信号处理器实现有关的智能控制。
1 RC56D/SP及TMS320F206简介
RC56D/SP是Conexant(原Rockwell)公司出品的56K调制解调芯片。RC56D/SP包括一片8bit的微控制器MCU 和一片数据泵MDP ,通过执行固化在1Mbit128K×8 RAM和2Mbit256K×8 ROM/Flash ROM内的固件来完成操作。该器件采用TCM网格编码技术,兼容AT命令,支持V.42调制解调器链路存取协议(LAPM)和MNP10纠错协议,支持V.80同步传输协议。在同步方式下,发送时钟可采用内部、外部及从时钟三种方式,且内置锁相环具有时钟提取功能,可从接收的同步数据流里提取与对端发送时钟完全同频同相的时钟信号作为自身及DTE的接收时钟,该芯片最高可支持33.6K/s的同步速率。
TMS320F206的CPU时钟频率为20MHz,具有丰富的片内外资源,且拥有功能强大的异步及同步串行口。
其异步串行口具有最大传输速率的全双工发送和接收操作,数据的传送通过发送器上的发送引脚TX 和接收器上的接收引脚RX 来完成。通过异步串行口控制寄存器ASPCR 可以将IO0~IO3四个I/O口配置为握手控制信号以改善信号传输质量。
其同步串行口的发送和接收均涉及到一个4级先进先出(FIFO)缓冲器。通过减少传送过程中出现的发送或接收中断的数量,FIFO缓冲器可减少CPU的开销在发送或接收数据时 。同步串行口的操作时钟可由内部产生,也可来自一个外部时钟源。采用内部时钟方式时,发送和接收操作的最大速率为CPU时钟频率除以2。采用外部时钟源时,数据传输速率将随着外部时钟源变化。
同步串行口的数据发送和接收操作必须由相应的发送帧同步脉冲(FSX)和接收帧同步脉冲FSR 启动。FSX既可由内部产生,也可由外部产生。FSR必须由外部产生。
同步串行口有连续及突发两种操作模式,可支持一系列应用。在连续模式下,只需要一个帧同步脉冲就可以连续发送或接收多个软件包在突发模式下,在每一个帧同步脉冲之后只允许发送或接收一个16bit单字。具有内部帧同步的连续发送时序和具有外部帧同步的连续接收时序分别如图1a和图1b所示。
同步串行口具有发送中断(XINTs)和接收中断RINTs 两个硬件中断,它通知处理器FIFO缓冲器需要服务。通过对中断产生条件进行适当的设置,可使数据的发送和接收连续不断地进行。
|