电路原理图设计

[复制链接]
2187|10
 楼主| 叶秋 发表于 2013-7-7 12:21 | 显示全部楼层 |阅读模式
这两个设计软件!哪个比较得心应手呢
单选投票, 共有 12 人参与投票
您所在的用户组没有投票权限
 楼主| 叶秋 发表于 2013-7-8 20:30 | 显示全部楼层
欢迎各位来选择!可以给大家 指一个方向!听说一般的外企都用的是HDL!
 楼主| 叶秋 发表于 2013-7-9 20:28 | 显示全部楼层
自己给自己 顶一个咯
GoldSunMonkey 发表于 2013-7-10 21:19 | 显示全部楼层
叶秋 发表于 2013-7-9 20:28
自己给自己 顶一个咯

投票了
shiyinjita 发表于 2013-7-11 19:53 | 显示全部楼层
CONCEPT HDL  这个是啥 啊?
GoldSunMonkey 发表于 2013-7-11 21:56 | 显示全部楼层
shiyinjita 发表于 2013-7-11 19:53
CONCEPT HDL  这个是啥 啊?

Candence
GoldSunMonkey 发表于 2013-7-11 21:56 | 显示全部楼层
shiyinjita 发表于 2013-7-11 19:53
CONCEPT HDL  这个是啥 啊?

Candence
shiyinjita 发表于 2013-7-11 22:29 | 显示全部楼层
GoldSunMonkey 发表于 2013-7-11 21:56
Candence

呵呵,我只会用cadence的前仿和后仿,提取出来参数放在FPGA中进行仿真;P
 楼主| 叶秋 发表于 2013-7-13 18:42 | 显示全部楼层
HDL感觉 能找到ALLEGRO的操作
 楼主| 叶秋 发表于 2013-7-17 19:20 | 显示全部楼层
shiyinjita 发表于 2013-7-11 22:29
呵呵,我只会用cadence的前仿和后仿,提取出来参数放在FPGA中进行仿真

那您这 不就属于SIM仿真吗?
shiyinjita 发表于 2013-7-17 22:27 | 显示全部楼层
叶秋 发表于 2013-7-17 19:20
那您这 不就属于SIM仿真吗?

提取出来,作为总线的延迟模型
您需要登录后才可以回帖 登录 | 注册

本版积分规则

6

主题

127

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部