打印
[FPGA]

xc95108时钟问题

[复制链接]
1876|0
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
weiyaocun|  楼主 | 2007-3-30 22:04 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
我有一块周立功的MCU+Xilinx开发板,说明书上说使用板上的晶振,CPLD的工作频率为11.0592MHZ,如果将晶振拔下,工作频率为50MHZ,为什么是50M呢?芯片资料上说XC95108内部计数器的操作频率可达125MHZ,如何配备可以达到这个速度呢?望高手不吝赐教!!

相关帖子

发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

5

主题

7

帖子

0

粉丝