打印

基于赛灵思Virtex-4的可重构计算硬件平台改进设计

[复制链接]
941|2
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
feihong777|  楼主 | 2013-7-23 21:57 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
目前已有的大多可重构计算硬件平台采用多FPGA结构,根据应用的不同,可能还包含多CPU或专用存储器,FPGA的配置往往是整片重构或是一维重构,且需要一块独立的开发板来提供外设和控制重构过程。可重构计算是介于通用处理器和专用集成电路之间的计算实现方式,既能保留硬件计算速度快、效率高的优点,又兼具软件的灵活性和开发周期短的特性。本文设计并实现了一款基于单片Xilinx Virtex-4现场可编程门阵列的可重构计算硬件平台,介绍了其功能、体系结构以及开发调试流程。该平台还提供运行操作系统所必要的环境,可作为研究可重构计算及面向可重构操作系统的硬件基础。
534-702-reconfigrable-1.pdf (367.13 KB)

相关帖子

沙发
GoldSunMonkey| | 2013-7-23 22:02 | 只看该作者
感谢您

使用特权

评论回复
板凳
GoldSunMonkey| | 2013-7-23 22:02 | 只看该作者
谢谢啦

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

132

主题

438

帖子

0

粉丝