串扰不可能完全消除,它只能减小。通常减小串扰的设计特点包括以下几个方面:
1、增加信号路径之间的间距;
2、用平面作为返回路径;
3、使耦合长度尽量短;
4、在带状线层布线;
5、减小信号路径的特性阻抗;
6、使用介电常数较低的叠层;
7、在封装和接插件中不要共用返回引脚;
8、使用两端和整条线上有短路过孔的防护布线。
然而,采取減小串扰的措施总会增加系统费用。因此能够精确预测所需的串扰至关重要,这样可以确定适当的折中,以使在容许的串扰范围内使所需费用达到最低。
仿真均匀传输线上的串扰时,内含集成电路仿真的二维场求解器是合适的工具。对于不均匀传输线,不管是静止的(这一段可以用单个集总参数节来近似),还是全波〔它的电气长度足够长),三维场求解器就是合适的工具。使用有预测功能的工具,就可以预测结果的价值以及为了实现它而需要付出的代价。
|