打印

FPGA作I2C master,从SLAVE读,数据为1时,电平都是不高不低

[复制链接]
1843|0
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
yangywxm|  楼主 | 2008-4-26 16:11 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
用FPGA作I2C master时,从SLAVE读时,数据在为‘1’时,电平都是不高不低
问个问题:
用FPGA作I2C master时,从SLAVE读时,数据在为‘1’时,电平都是不高不低,
导致读到的数据不正确,
Slave的I2C 两线是直接通过引线(不长,1cm左右)接到FPGA的PIO的
用示波器看I2C Master的读或写时序及状态的跳转都是正确的。-->Slave的地址没有错,
SDATA在输入状态时,有把输出置为高阻!
板子上也有对总线上拉了

大虾能给个调试的建议吗?我实在再也想不出该怎么调了

相关帖子

发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

2

主题

2

帖子

0

粉丝