【分享】去耦技术--ADI

[复制链接]
2427|7
 楼主| 地瓜patch 发表于 2013-8-11 11:09 | 显示全部楼层 |阅读模式
本帖最后由 地瓜patch 于 2013-8-11 13:15 编辑

如果电源引脚上存在纹波和/或噪声,大多数IC都会有某种类型的性能下降。数字IC的噪声裕量会降低,时钟抖动则可能增加。对于高性能数字IC,例如微处理器和FPGA,电源额定容差(例如±5%)包含直流误差、纹波和噪声之和。只要电压保持在容差内,数字器件便符合规范。
说明模拟IC对电源变化灵敏度的传统参数是电源抑制比(PSRR)。对于放大器,PSRR是输出电压变化与电源电压变化之比,用比率(PSRR)或dB (PSR)表示。PSRR可折合到输出端(RTO)或输入端(RTI)。RTI值等于RTO值除以放大器增益。




本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
 楼主| 地瓜patch 发表于 2013-8-11 11:10 | 显示全部楼层
该文档适合入门选手,可以仔细阅读一下
fengxingziye 发表于 2013-12-13 14:41 | 显示全部楼层
谢谢分享
Jessica1993 发表于 2013-12-13 22:12 | 显示全部楼层
xuhaikun 发表于 2014-3-20 12:20 | 显示全部楼层
非常实用的一个文档,感谢分享。
wenyong200 发表于 2014-3-20 12:45 | 显示全部楼层
下载了,谢谢楼主!!
loushaofeng 发表于 2014-3-22 21:45 来自手机 | 显示全部楼层
学习学习!
TJiTR__LSXiang 发表于 2014-3-24 14:46 | 显示全部楼层
谢谢分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:出一块TI-PLABS-AMP-EVM

1949

主题

15275

帖子

31

粉丝
快速回复 在线客服 返回列表 返回顶部