打印

【分享】去耦技术--ADI

[复制链接]
1864|7
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
本帖最后由 地瓜patch 于 2013-8-11 13:15 编辑

如果电源引脚上存在纹波和/或噪声,大多数IC都会有某种类型的性能下降。数字IC的噪声裕量会降低,时钟抖动则可能增加。对于高性能数字IC,例如微处理器和FPGA,电源额定容差(例如±5%)包含直流误差、纹波和噪声之和。只要电压保持在容差内,数字器件便符合规范。
说明模拟IC对电源变化灵敏度的传统参数是电源抑制比(PSRR)。对于放大器,PSRR是输出电压变化与电源电压变化之比,用比率(PSRR)或dB (PSR)表示。PSRR可折合到输出端(RTO)或输入端(RTI)。RTI值等于RTO值除以放大器增益。



去偶技术.pdf (723.16 KB)

相关帖子

沙发
地瓜patch|  楼主 | 2013-8-11 11:10 | 只看该作者
该文档适合入门选手,可以仔细阅读一下

使用特权

评论回复
板凳
fengxingziye| | 2013-12-13 14:41 | 只看该作者
谢谢分享

使用特权

评论回复
地板
Jessica1993| | 2013-12-13 22:12 | 只看该作者
:)

使用特权

评论回复
5
xuhaikun| | 2014-3-20 12:20 | 只看该作者
非常实用的一个文档,感谢分享。

使用特权

评论回复
6
wenyong200| | 2014-3-20 12:45 | 只看该作者
下载了,谢谢楼主!!

使用特权

评论回复
7
loushaofeng| | 2014-3-22 21:45 | 只看该作者
学习学习!

使用特权

评论回复
8
TJiTR__LSXiang| | 2014-3-24 14:46 | 只看该作者
谢谢分享

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:出一块TI-PLABS-AMP-EVM

1260

主题

12551

帖子

27

粉丝