打印

跨时钟域问题

[复制链接]
1537|4
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
tmkdfan|  楼主 | 2013-8-14 11:23 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
ococ| | 2013-8-14 11:40 | 只看该作者
1.clka,clkb分别为多少M?
2.数据偶尔变化,变化的数据保持多少个时钟周期?

使用特权

评论回复
板凳
Backkom80| | 2013-8-14 11:59 | 只看该作者
还有,数据是多少位的,1bit,还是多bit?

使用特权

评论回复
地板
钻研的鱼| | 2013-8-15 08:49 | 只看该作者
          直接打两拍也是不可靠的。譬如在clka时钟域,数据开始是0x00,下一个数据是0x03,注意bit0和bit1发生变化,但每个bit到clkb时钟域的路径长度不一样,有可能bit0的路径比bit1短,因此clkb采样到的数据是0x00->0x01->0x03,从clka时钟域来看,只有两个数据,0x00和0x03,但对于clkb来讲,是是三个数据0x00 0x01 0x03,所以一个简单的解决方法是clka在输出数据的时候,也输出有效信号,有效信号在数据中央,当clkb检测到有效信号,数据此时肯定有效。这种方法还需要很多改进,譬如要考虑clka和clkb的频率差等。上传两篇经典异步fifo设计,其实这个异步fifo设计就是解决不同时钟域数据传输问题,而且考虑更全面,可仔细研读

Simulation and Synthesis Techniques for Asynchronous FIFO Design with Asynchrono.pdf

120.8 KB

Simulation and Synthesis Techniques for Asynchronous FIFO Design.pdf

136.85 KB

使用特权

评论回复
5
winkle.zhang| | 2013-8-15 18:38 | 只看该作者
搬个板凳

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

7

主题

68

帖子

1

粉丝