本帖最后由 在路上的旁观者 于 2013-8-30 09:02 编辑
共享ADS9854 资料,备战2013瑞萨杯
AD9854内部包括一个具有48位相位累加器、一个可编程时钟倍频器、一个反sinc滤波器、两个12位300MHz DAC,一个高速模拟比较器以及接口逻辑电路。其主要性能特点如下:
1. 高达300MHz的系统时钟;
2. 能输出一般调制信号,FSK,BPSK,PSK,CHIRP,AM等;
3. 100MHz时具有80dB的信噪比;
4. 内部有4*到20*的可编程时钟倍频器;
5. 两个48位频率控制字寄存器,能够实现很高的频率分辨率。
6. 两个14位相位偏置寄存器,提供初始相位设置。
7. 带有100MHz的8位并行数据传输口或10MHz的串行数据传输口。
|