刚刚设计完一颗DAC芯片,已经快流片回来了,但是在测试设计上遇到了问题。 这是一款10bit 100M SPS current-steering DAC,其输入时10位并行数字信号,在评估其性能时,怎样加输入信号呢?
1)采用单片机或者FPGA ? 速度是否不够?而且因为Timing问题,估计设计比较麻烦。 2)直接用一款信号发生器产生一个10位的并行正弦信号? 好像Tek公司DG2000系列可以,可以国内好像少有。 那位大虾知道安捷伦或者其他公司的信号发生器可以满足我的这个要求阿。
另,不知道大家对评估DAC的性能有什么好的意见没有?
THS!! |