打印
[放大器-信号链]

哪里来的噪声?

[复制链接]
925|5
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
gaoyang9992006|  楼主 | 2013-9-29 18:40 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
作者:Bonnie C. Baker,德州仪器 (TI)
自上市以来,CMOS 单电源放大器就让全球的单电源系统设计人员受益非浅。影响双电源放大器总谐波失真加噪声 (THD+N) 特性的主要因素是输入噪声和输出级交叉失真。单电源放大器的 THD+N 性能源于放大器的输入和输出级。然而,输入级对 THD+N 的影响又让单电源放大器的这种规范本身复杂化。
有两种单电源放大器拓扑可以接受电源之间的输入信号。图 1a 所示拓扑具有一个互补差动输入级。在该拓扑中,放大器的输入位于负轨附近时,PMOS 晶体管为“开”,而 NMOS 晶体管为“关”。当放大器的输入更接近于正电压轨时,NMOS 晶体管为“开”,而 PMOS 晶体管为“关”。

图 1 互补输入级、单电源放大器:a)。
带一个正充电泵的单差动对输入级:b)

这种设计拓扑在共模输入范围会存在极大的放大器失调电压差异。在接地电压附近的输入范围,PMOS 晶体管的失调误差为主要误差。在正电源附近的区域,NMOS 晶体管对主导失调误差。由于放大器的输入通过这两个区域之间,因此两个对均为“开”。最终结果是,输入失调电压将在两个级之间变化。当 PMOS 和 NMOS 均为“开”时,共模电压区域约为 400 mV。这种交叉失真现象会影响放大器的总谐波失真 (THD)。如果您以一种非反相结构来配置互补输入放大器,则输入交叉失真就会影响放大器的 THD+N 性能。例如,在图 2 中,如果不出现输入过渡区域,则 THD+N 等于0.0006%。如果 THD+N 测试包括了放大器的输入交叉失真,则 THD+N 等于 0.004%。您可以利用一种反相结构来避免出现这类放大器交叉失真。

图 2 一个互补输入级单电源放大器的 THD+N 性能
另一个主要的 THD+N 影响因素是运算放大器的输出级。通常,单电源放大器的输出级有一个 AB 拓扑(请参见图 1a)。输出信号做轨至轨扫描时,输出级显示出了一种与输入级交叉失真类似的交叉失真,因为输出级在晶体管之间切换。一般而言,更高电平的输出级静态电流可以降低放大器的 THD。
放大器的输入噪声是影响 THD+N 规范的另一个因素。高级别的输入噪声和/或高闭环增益都会增加放大器的总 THD+N 水平。
要想优化互补输入单电源放大器的 THD+N 性能,可将放大器置于一个反相增益结构中,并保持低闭环增益。如果系统要求放大器配置为非反相缓冲器,则选择一个具有单差动输入级和充电泵的放大器更为合适。


相关帖子

沙发
cjhk| | 2013-9-29 20:20 | 只看该作者
电源的噪声   主要是开关频率    降低开关频率   会好点

使用特权

评论回复
板凳
cjhk| | 2013-10-5 18:34 | 只看该作者
采用对称式的拓扑结构   相对来说  噪声会减轻很多   不过   消除噪声   主要还是通过好的拓扑结构来做   

使用特权

评论回复
地板
cjhk| | 2013-10-5 18:35 | 只看该作者
不知道大家有没有什么好的想法   或者是好的意见   可以提一提   

使用特权

评论回复
5
黄小俊| | 2013-10-8 22:17 | 只看该作者
路过。呵呵】

使用特权

评论回复
6
trumpxp| | 2013-10-9 16:43 | 只看该作者
运放噪声这一块    确实是一个比较头疼的东西   这一块   需要花大量的时间去琢磨   去设计   难点还是比较多的

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:如果你觉得我的分享或者答复还可以,请给我点赞,谢谢。

1974

主题

15994

帖子

210

粉丝