打印

有谁知道the setting time的确切含义

[复制链接]
2228|5
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
gdpbeyond|  楼主 | 2007-9-25 10:24 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
在看AD637(AC/DC芯片)的DATASHEET时,有句话这样说:增大平均电容会影响AD637的setting time,约为115ms/uf.这setting time真正含义是什么?我现在的理解是从交流信号输入到对其对应的有效值输出所经历的时间,不知道对不对,敢请大家纠正!

相关帖子

沙发
computer00| | 2007-9-25 10:34 | 只看该作者

建立时间。就是电平变化后,经过多少时间达到需要的值

使用特权

评论回复
板凳
iC921| | 2007-9-25 11:40 | 只看该作者

“需要值”不太准确

而是“稳态”值---实际上是从(阶跃)信号跃变开始到最后一次(如果只有一次就是第一次)不再超过±5%稳态值误差的时间。

这个时间和PID的调节时间相似。

使用特权

评论回复
地板
computer00| | 2007-9-28 21:49 | 只看该作者

不同的系统有不同的定义,有些是90%。

使用特权

评论回复
5
pengjianxue| | 2007-9-29 09:39 | 只看该作者

准确

对于运放来说,"建立时间"是指:
1,对于给定增益的同相放大器
2,输入一个阶跃信号
3,输出信号达到与稳态值的误差为0.01%的时间.
4,一般情形,增益越大,建立时间越长.

彭建学 上海

使用特权

评论回复
6
赤铸| | 2007-9-29 16:55 | 只看该作者

是 settling time

1%, 5%, 10% 都可以,没有强制规定

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

41

主题

216

帖子

0

粉丝