打印

求解

[复制链接]
1528|7
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
741392105|  楼主 | 2013-11-26 10:26 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
NE5532| | 2013-11-26 10:39 | 只看该作者
RD是读,WR是写信号,楼主用的应该是并行总线,RD和WR是方向控制信号,不是触发信号,只要信号在,数据是一直在线,随便怎么读的。时序图上不会表达读了多少次,因为并行口用硬件实现的时候不会多次读入,也做不到,只有你的软件模拟并行口的时候可以办到。

使用特权

评论回复
板凳
741392105|  楼主 | 2013-11-26 10:54 | 只看该作者
NE5532 发表于 2013-11-26 10:39
RD是读,WR是写信号,楼主用的应该是并行总线,RD和WR是方向控制信号,不是触发信号,只要信号在,数据是一 ...

我的意思是为什么有的芯片在程序中每次RD=1;RD=0;RD=1;这样读走一次数据,而DAC0832的WR=0;不需要拉高就可以读走数据,我知道这是芯片设计的原因,我是不太会读时序图,我想知道这种区别在时序图上怎么看出来

使用特权

评论回复
地板
NE5532| | 2013-11-26 11:10 | 只看该作者
任何使用并行总线的芯片都是这样做的,你这个芯片因为是DAC,不存在读的问题,所以读信号线可能是无效的而已,具体情况请参看数据手册。

使用特权

评论回复
5
么么沫沫| | 2013-11-26 11:14 | 只看该作者
路过

使用特权

评论回复
6
白马王子1| | 2013-11-26 11:21 | 只看该作者
我也是过来学习的

使用特权

评论回复
7
黄小俊| | 2013-11-26 13:11 | 只看该作者
时序图重要

使用特权

评论回复
8
dirtwillfly| | 2013-11-26 20:21 | 只看该作者
手册里各种操作的时序图都有的,多翻翻手册吧

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

10

主题

20

帖子

0

粉丝