[Kinetis] KL25上下拉电阻

[复制链接]
1732|5
 楼主| sdllg 发表于 2014-3-6 15:45 | 显示全部楼层 |阅读模式
请问KL25的GPIO上电后默认是上拉还是下拉的,规格书中没有找到。
FSL_TICS_Robin 发表于 2014-3-6 15:58 | 显示全部楼层
楼主可以根据参考手册第三章的Table 3-49. Ports Summary中概括获得IO口相关初始状态:
KL25 pull.jpg

FSL_TICS_Robin 发表于 2014-3-6 16:02 | 显示全部楼层
本帖最后由 FSL_TICS_Robin 于 2014-3-6 16:04 编辑
FSL_TICS_Robin 发表于 2014-3-6 15:58
楼主可以根据参考手册第三章的Table 3-49. Ports Summary中概括获得IO口相关初始状态:

因为引脚上复用有模拟功能的口,复位后一般开启的是模拟功能。
所以也就不存在你说的上、下拉。
所以需要注意Pin Mux at reset那行描述结合参考手册10.3.1 KL25 Signal Multiplexing and Pin Assignments表格才能最终确定该引脚是否复位后处于GPIO口功能、处于上拉还是下拉。

KL25 Pin Mux.jpg
 楼主| sdllg 发表于 2014-3-7 09:31 | 显示全部楼层
好的,谢谢了。
FSL_TICS_Robin 发表于 2014-3-7 09:37 | 显示全部楼层
sdllg 发表于 2014-3-7 09:31
好的,谢谢了。

不用客气
感谢你对飞思卡尔产品的关注!

如果遇到什么问题,欢迎再来飞思卡尔MCU论坛发帖提问。

jd972594 发表于 2014-3-7 10:53 | 显示全部楼层
学习了,功能越来越复杂。
的确是一时半会找不到哪有写这个
您需要登录后才可以回帖 登录 | 注册

本版积分规则

9

主题

112

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部