打印
[FPGA]

咨询关于timequest中launch edge和latch edge相同的问题

[复制链接]
1323|1
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
melody881019|  楼主 | 2014-5-16 15:35 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
各位大哥,最近小弟在写FPGA中遇到一个问题,我用PLL产生2个时钟,晶振是48M,PLL输出c0为50M,c1为32KHz,在timequest中报如附件图中的错误。
from node            : pll_inst|altpll_component|auto_generated|pll1|clk[1];(这个应该是32Khz)
to node                : clk_32k_i;(这个是32Khz输入到一个出发器的输入端)                                                                  
launch clock         : pll_inst|altpll_component|auto_generated|pll1|clk[1];(这个应该是32Khz)
latch clock            : pll_inst|altpll_component|auto_generated|pll1|clk[0];(这个应该是50Mhz)
data arrival time    :0378
data required time: 0.112
slack                     :-0.266(这里为负报错)
我在SDC文件中对PLL的约束用的derived_pll_clock.从图中可以看到launch 和 latch在时间上几乎是在一起的。求大侠指导。(图太大了,传不了)

相关帖子

沙发
gaochy1126| | 2014-5-17 11:25 | 只看该作者
这个真不知道呢

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

1

主题

10

帖子

1

粉丝