发新帖我要提问
123
返回列表
打印
[运放]

反相比例运放电路

[复制链接]
楼主: huhaomcu
手机看帖
扫描二维码
随时随地手机跟帖
41
Lgz2006| | 2014-5-27 14:53 | 只看该作者 回帖奖励 |倒序浏览
选个JB偏执电阻,又是理想又是模型,最后一个撤字

使用特权

评论回复
42
lvrqing| | 2014-5-27 15:59 | 只看该作者
运放输入两端
“虚短”“虚断”

使用特权

评论回复
43
金则立则翔| | 2014-5-27 17:41 | 只看该作者
:(

使用特权

评论回复
44
xukun977| | 2014-5-27 19:49 | 只看该作者
los 发表于 2014-5-27 11:14
根据12楼的描述,画出下面的电路图,但是太高深了,麻烦12楼再解析一下   Uop = (R1(R2+R3)/R2)Ib
    Uon =  ...

他是数学老师,本来很简单的东西,到他手就变得神鬼 莫测。这样写,是不是看的舒服?

Vo=IB1R3-IB2R1(1+R3/R2)

对于绝大多数OP,IB1/IB2是相同量级的,而且温漂跟 踪能力较好,所以,要想最小化偏执电流对Vo的影响, 只需令IB1和IB2的系数相同即可,据此可得 R3=R1(1+R3/R2),即R1=R2×R3/(R2+R3),且有: Vo=(IB1-IB2)R3,即Vo=Ios×R3 上式中,Ios为运放输入失调电流,它通常远小于偏执电 流。可惜的是有时无法选择R1=R2//R3,所以上面第一 个式子最有一般性,可用它来估算偏执电流影响的致命 性。

怎么样,俺这样说,是不是比某人的假设IB1=IB2---这 觉不可能的情形,更靠谱点?

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则