打印

DSP与FPGA通信

[复制链接]
1325|4
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
mitianhui9|  楼主 | 2014-6-12 09:56 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
airwill| | 2014-6-12 21:31 | 只看该作者
找百度吧, 你会搜到很多有用的信息.

使用特权

评论回复
板凳
zhangmangui| | 2014-6-12 21:55 | 只看该作者
不需要吧   FPGA就去检测CE脚是否使能    如果使能就说明有数据
判断相应的引脚之后(如AOE  AREY等)接下来判断地址  读数据
大概思路参考一下

使用特权

评论回复
地板
mitianhui9|  楼主 | 2014-6-16 09:46 | 只看该作者
TMS320可以配置XINTF的时钟,如果是外置RAM的话,直接就可以参照RAM时钟配置,但是FPGA内置的RAM的话。。。。就不晓得了

使用特权

评论回复
5
feitian2009| | 2014-11-7 09:38 | 只看该作者
zhangmangui 发表于 2014-6-12 21:55
不需要吧   FPGA就去检测CE脚是否使能    如果使能就说明有数据
判断相应的引脚之后(如AOE  AREY等)接下 ...

您好 大神,我也在做这方面的,遇到一些列问题,您能加我的QQ吗。971357774,求交流求指导啊

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

15

主题

51

帖子

0

粉丝