打印
[电路/定理]

44KHz的 方波,上下有毛刺,用什么方法可以去掉?

[复制链接]
2845|17
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
沙发
xmar| | 2014-7-9 15:45 | 只看该作者
输出串联20欧 - 200欧的电阻。

使用特权

评论回复
板凳
playwife| | 2014-7-9 15:48 | 只看该作者
xmar 发表于 2014-7-9 15:45
输出串联20欧 - 200欧的电阻。

为什么呢

使用特权

评论回复
地板
lxinbing|  楼主 | 2014-7-9 15:49 | 只看该作者
  FPGA出来后,走的中间层,补救的方法都没有

使用特权

评论回复
5
playwife| | 2014-7-9 15:50 | 只看该作者
在别人的帖子上看的,说是要加个电容,lz试试
https://bbs.21ic.com/icview-51660-1-1.html

使用特权

评论回复
6
gx_huang| | 2014-7-9 15:51 | 只看该作者
看看是否可以修改端口属性,驱动能力减弱就不会有过冲了。

使用特权

评论回复
7
lxinbing|  楼主 | 2014-7-9 15:57 | 只看该作者
多谢!

使用特权

评论回复
8
xmar| | 2014-7-9 15:58 | 只看该作者
playwife 发表于 2014-7-9 15:48
为什么呢

输出过冲多数情况是由于输出端分布电感大了。串电阻增加阻尼,减小分布电感的影响。

使用特权

评论回复
9
playwife| | 2014-7-9 16:15 | 只看该作者
xmar 发表于 2014-7-9 15:58
输出过冲多数情况是由于输出端分布电感大了。串电阻增加阻尼,减小分布电感的影响。 ...

电阻增大,电感减小?好像两者没有关系吧

使用特权

评论回复
10
xmar| | 2014-7-9 16:37 | 只看该作者
playwife 发表于 2014-7-9 16:15
电阻增大,电感减小?好像两者没有关系吧

参考教科书RLC振荡,增加R增加阻尼。没有说“电阻增大,电感减小”

使用特权

评论回复
11
playwife| | 2014-7-9 16:47 | 只看该作者
xmar 发表于 2014-7-9 16:37
参考教科书RLC振荡,增加R增加阻尼。没有说“电阻增大,电感减小”

嗯,谢谢

使用特权

评论回复
12
lzscan| | 2014-7-9 17:32 | 只看该作者
能不能设置FPGA的驱动能力。减小驱动能力应该可以。

使用特权

评论回复
13
hoyuet4712| | 2014-7-10 08:06 | 只看该作者

使用特权

评论回复
14
roykin| | 2014-7-10 16:14 | 只看该作者
能用施密特触发器?

使用特权

评论回复
15
yanwen217| | 2014-7-10 22:02 | 只看该作者
加电容会是跳边缘不陡峭,如果有要求就加个小逻辑,比如三态逻辑缓冲器SGM7SZ125

使用特权

评论回复
16
鸟鸟| | 2014-7-10 22:21 | 只看该作者

使用特权

评论回复
17
playwife| | 2014-7-11 13:42 | 只看该作者
当电路从一个状态转换为另一种状态时,就会在电源线上产生一个很大的尖峰电流,形成瞬变的噪声电压。

使用特权

评论回复
18
playwife| | 2014-7-11 13:43 | 只看该作者
去耦电容配置在直流电源回路中,负载的变化会引起电源噪声。例如在数字电路中,当电路从一个状态转换为另一种状态时,就会在电源线上产生一个很大的尖峰电流,形成瞬变的噪声电压。配置去耦电容可以抑制因负载变化而产生的噪声,是印制电路板的可靠性设计的一种常规做法,配置原则如下:●电源输入端跨接一个10~100uF的电解电容器,如果印制电路板的位置允许,采用100uF以上的电解电容器的抗干扰效果会更好。

使用特权

评论回复
评论
xmar 2014-7-17 15:42 回复TA
答非所问。去耦电容不可能去掉方波过冲。 
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

19

主题

47

帖子

1

粉丝