打印
[FPGA]

查看RAM中数据

[复制链接]
1281|12
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
mitianhui9|  楼主 | 2014-7-15 17:35 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
gaochy1126| | 2014-7-18 23:23 | 只看该作者
这个还真没有试过的

使用特权

评论回复
板凳
gaochy1126| | 2014-7-18 23:24 | 只看该作者
可以直接写入的

使用特权

评论回复
地板
gaochy1126| | 2014-7-18 23:25 | 只看该作者
如果数据量不是很大 可以串口输出的

使用特权

评论回复
5
mitianhui9|  楼主 | 2014-7-21 08:57 | 只看该作者
gaochy1126 发表于 2014-7-18 23:25
如果数据量不是很大 可以串口输出的

FPGA的串口与DSP通信,用SPI好还是SCI好?

使用特权

评论回复
6
gaochy1126| | 2014-7-21 21:51 | 只看该作者
mitianhui9 发表于 2014-7-21 08:57
FPGA的串口与DSP通信,用SPI好还是SCI好?

FPGA与DSP可以通过EMIF直接读取的

使用特权

评论回复
7
gaochy1126| | 2014-7-21 21:52 | 只看该作者
你就把FPGA当外设访问

使用特权

评论回复
8
mitianhui9|  楼主 | 2014-7-22 11:44 | 只看该作者
gaochy1126 发表于 2014-7-21 21:52
你就把FPGA当外设访问

这个我试过,可是并口传输数据有很多不准确,比如传4096个数据会有13个数据左右的错误,调EMIF的参数效果最好也是如此,是干扰么,不知该怎么改进呢?

使用特权

评论回复
9
gaochy1126| | 2014-7-22 17:24 | 只看该作者
降低访问速度试试

使用特权

评论回复
10
mitianhui9|  楼主 | 2014-7-23 10:34 | 只看该作者
gaochy1126 发表于 2014-7-22 17:24
降低访问速度试试

DSP频率为150MHz,FPGA频率为100MHz,同比降低DSP外扩接口时钟频率和FPGA时钟频率,效果还是如此,我用导线连的两个开发板,干扰的可能性是不是很大~?

使用特权

评论回复
11
gaochy1126| | 2014-7-23 11:18 | 只看该作者
你这是可能异步读取的原因

使用特权

评论回复
12
gaochy1126| | 2014-7-23 11:19 | 只看该作者
最好做的DSP的时钟用的FPGA输出的

使用特权

评论回复
13
mitianhui9|  楼主 | 2014-7-24 09:01 | 只看该作者
把FPGA时钟作为DSP主时钟?

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

15

主题

51

帖子

0

粉丝