[FPGA] 大家更喜欢CMOS接口还是LVDS接口

[复制链接]
4181|5
 楼主| bartuc 发表于 2014-9-17 21:10 | 显示全部楼层 |阅读模式
请教大家一个问题,一个图像芯片,输出数据速率大概是220Mbits/S,输出一般直接接FPGA。请教大家,下面哪种方式会比较好:1. CMOS电平,2路输出,每路110Mbits/S;
2. CMOS电平,4路输出,每路55Mbits/S;
3. CMOS电平,8路输出,每路28Mbits/S,封装引脚有些紧张;
4. LVDS,2路输出,每路110Mbits/S;

请大家多考虑一下易用性和可靠性方面,很多客户技术实力不是很强。

谢谢。
zhaojingzb 发表于 2014-9-18 08:21 | 显示全部楼层
最好还是使用LVDS接口吧,高速差分接口,信号质量应该比CMOS的好
yixuan898 发表于 2014-10-24 19:16 | 显示全部楼层
高速用lvds 低速用cmos
xdh1009 发表于 2014-10-30 12:04 | 显示全部楼层
smartdeng 发表于 2014-10-30 20:33 | 显示全部楼层
alsort 发表于 2014-10-31 10:15 来自手机 | 显示全部楼层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

1

主题

1

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部