5.4 信号描述
请参考“I/O Multiplexing and Considerations"关于外设脚管映射。一个信号可以被映射为几个管脚。
15.5 产品的依赖性
为了用这个外设,系统另一些部分必须被正确配置,描述如下:
15.5.1 I/O Lines
没有应用
15.5.2 电源管理
没有应用
15.5.3 时钟
PM总线时钟(CLK_PM_APB)能被使能或失能在电源管理器里,默认的CLK_PM_APB能被在下表里发现。如果这个时钟在电源管理器
里失能,它只能通过复位重新使能。
一个通用时钟(GCLK_MAIN)被来产生主时钟。GCLK_MAIN 的时钟源被定义通过通用时钟控制器,能被用户重新定义。
15.5.3.1 主时钟
主时钟(CLK_MAIN)是通用同步时钟源。它注入一个通用的8比特的预分频器,给CPU,AHB和APBx模块提供同步时钟。
15.5.3.2 CPU时钟
CPU时钟(CLK_CPU)路由到CPU。停止执行的CPU时钟抑制的CPU指令。
15.3.3.3 AHB 时钟
AHB时钟(CLK_AHB)是根时钟源通过外设请求AHB时钟。AHB时钟总是同CPU时钟同步,并且有着相同的频率。但可能运行即使CPU
时钟是关闭的。一个时钟门插入到通用AHB时钟到任何一个外设的AHB时钟之间。
15.5.3.4 APBx时钟
APBx时钟(CLK_APBX)是APBx总线上的需求APBx时钟的根时钟源。APBx时钟总是同CPU时钟同步,但是可以被告一个预分频器分频
。甚至可以运行在CPU时钟停止。一个时钟门被插入到通用APB时钟到任何一个模块的APBx时钟之间。
|