打印
[PCB]

DDR、DDR2设计的问题

[复制链接]
938|5
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
jxyggg|  楼主 | 2015-1-6 16:34 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
jjjyufan| | 2015-1-6 17:11 | 只看该作者
第一 等长布线

使用特权

评论回复
板凳
jxyggg|  楼主 | 2015-1-7 10:23 | 只看该作者
jjjyufan 发表于 2015-1-6 17:11
第一 等长布线

版主你好,请教一下。DDR等长做好以后,上机调试时序的时候需要修改驱动吗?我的理解是对于每个单独设计而言,硬件平台总是有差异的,如果需要信号时序满足DDR规范,那么驱动程序就完全不需要改动了吗?或者说DDR的电气规范已经规避了这个问题:驱动程序不需要针对单独硬件做改动,只需要硬件设计满足等长的条件、EMC/EMI做到符合规范等等,则DDR就可以正常运行了?谢谢版主回答我的火星问题。。。

使用特权

评论回复
地板
lkdd0071415| | 2015-1-7 10:46 | 只看该作者
我来回复你吧,我的理解是这样的,在你的DDR布线做好基本的等长,满足EMC规范后,也就是说你的硬件没有问题之后,你的DDR时序的调整主要是针对内存IC的时序要求,也就是说一个驱动程序设置的时序参数针对一个IC或者一类IC。在你的DDR布线没有问题的情况下,如果只是重新设计了硬件,没有改变处理器和DDR器件,一般不需要重新设置参数来适应新的板子。希望对你有帮助

使用特权

评论回复
5
Shonway| | 2015-1-7 10:59 | 只看该作者
DDR一般数据线等长,地址线参考时钟线等长。但现在还有一种新技术,就是用软件调整信号,地址线的缓存器时序,PCB就不用走蛇形线了。

使用特权

评论回复
6
jxyggg|  楼主 | 2015-1-7 11:01 | 只看该作者
lkdd0071415 发表于 2015-1-7 10:46
我来回复你吧,我的理解是这样的,在你的DDR布线做好基本的等长,满足EMC规范后,也就是说你的硬件没有问题 ...

好的,非常感谢第二位版主啊。。现在我要做的就是找一份checklist,布线。。。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

30

主题

197

帖子

0

粉丝