打印

EMC设计中讲到谐振频率是何用意

[复制链接]
1707|1
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
erkin|  楼主 | 2008-11-27 10:21 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
1、采用电容滤波设计需要考虑的参数:ESR、ESL、耐压值、谐振频率。
那么此处讲的谐振频率是不是设计中,电容滤波的频率要小于谐振频率。
因为Z=1/jwc+jwl、w=2*PI*f。
频率超过谐振频率,电容呈感性。
频率低于谐振频率,电容呈容性。

另外晶振、IC的电源要加10uf、0.1uf的电容。
对于低通滤波器,实际上电容容值越大,其呈现的高频滤波效果越好,但这里就是因为这个谐振频率的原因,导致大电容滤低频,小电容滤高频。

不知我上诉的理解是否正确。
2、有源晶振的输出脚一般串一电阻,考虑到分布电容,实际就是一无源低通。此处的目的是将沿变缓,从而保证频域的幅度变小,干扰强度变小。

    还有就是通用的输出匹配方法,一般器件的输出阻抗为十几欧姆,而PCB板上的走线阻抗Z0范围为50-90欧姆,导致非常严重的失配,一般采用串联一个电阻的方式进行匹配,电阻的选择可以在22-51欧姆之间。
    此处讲到的阻抗匹配是基于何种道理呢?我想不明白。
  

相关帖子

沙发
ses2006| | 2008-12-18 15:29 | 只看该作者

先选定耐压值

电容的包装上有一个曲线图,就是你说的这个内容吧。

你要选一个曲线符合能滤掉你不用的频率,但对于工作频率没有影响的。
会看这个曲线图很重要。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

35

主题

147

帖子

0

粉丝