打印

请教:PXI总线中triger信号线如何处理疑问!

[复制链接]
800|0
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
ysdx|  楼主 | 2015-4-10 17:45 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
设计一个PXI的板卡,涉及到其中的triger bus、star triger。好像要求耐5V。又是能够配置成输入输出的。本来直接进入FPGA,由FPGA处理最好。但是这个耐5V要求就麻烦了。看到网上说用74系列164245做接口。这个倒是可以。但是用164245感觉不爽啊。它不方向控制是8个一起控制的,有没有单通道的双向缓冲芯片?


如果直接triger【7:0】上拉一个19K电阻到3.3V后直接连接FPGA,有问题吗?

规范里面 RULE: Peripheral modules’ PXI_CLK10 receivers SHALL be 5V tolerant. 又如何处理呢?

谁做过的能够分享一下经验吗?谢谢!

相关帖子

发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

338

主题

1055

帖子

21

粉丝