[STM32F1] STM32有没有指令和数据缓存?

[复制链接]
4654|11
 楼主| steeven_lee 发表于 2015-6-21 18:59 | 显示全部楼层 |阅读模式
貌似没见有人讨论d-cache和i-cache 文档上也没提到。我看的stm32F103系列。

戈卫东 发表于 2015-6-21 20:19 | 显示全部楼层
icecut 发表于 2015-6-22 08:54 | 显示全部楼层
看错了文档了吧?
缓存是因为读外部内存慢而存在.如果 flash 速度块就不用缓存.这是个如果......
airwill 发表于 2015-6-22 14:36 | 显示全部楼层
楼上的朋友说到了关键点了. Cache 就是为了缓解低速存储器而设计的. STM32的数据通常在 SRAM 中, 是零等待的, 不需要缓存. 所以 STM32 的缓存技术只是针对 FLASH 的指令缓存.
尤彼卡 发表于 2015-6-22 20:13 | 显示全部楼层
Cache 就是为了缓解低速存储器而设计的. STM32的数据通常在 SRAM 中, 是零等待的, 不需要缓存

学习了
wowow 发表于 2015-6-22 21:51 | 显示全部楼层
airwill 发表于 2015-6-22 14:36
楼上的朋友说到了关键点了. Cache 就是为了缓解低速存储器而设计的. STM32的数据通常在 SRAM 中, 是零等待 ...

对头。F2序列以上的用到了一个ART Accelerator技术来预读Flash保证0等待执行Flash里的指针。外部SRAM/SDRAM还不了解什么技术来加速访问。
 楼主| steeven_lee 发表于 2015-6-22 22:11 | 显示全部楼层
sram是零等待? 好像读写是有消耗的吧? 没有一级二级缓存? 文档里没有看到啊?

如果频率上200M也不需要?
 楼主| steeven_lee 发表于 2015-8-11 16:31 | 显示全部楼层
貌似TCM是不需要的...
yxazxw 发表于 2016-9-26 15:48 | 显示全部楼层
airwill 发表于 2015-6-22 14:36
楼上的朋友说到了关键点了. Cache 就是为了缓解低速存储器而设计的. STM32的数据通常在 SRAM 中, 是零等待 ...

SRAM还是SDRAM?
airwill 发表于 2016-9-27 06:46 | 显示全部楼层
是 SRAM, F1 并不支持 SDRAM.
xmshao 发表于 2016-9-27 16:01 | 显示全部楼层
可以看看STM32F7系列。 有L1 cache.
309030106 发表于 2016-9-27 21:08 | 显示全部楼层
数据通常是在 SRAM 中的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

4

主题

24

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部