[FPGA] 一段式、两段式、三段式状态机

[复制链接]
909|3
 楼主| OliviaSH 发表于 2024-2-26 12:00 | 显示全部楼层 |阅读模式
一段式:将整个状态机写在一个always块中,将状态转移判断的组合逻辑和状态寄存器转移的时序逻辑混写在一起,既描述状态转移,又描述转移状态的输入和输出。
两段式:其中一个always模块采用同步时序描述状态转移,另一个模块采用组合逻辑判断状态转移条件,描述状态转移规律。
三段式:一个always块采用同步时序描述状态转移,第二个采用组合逻辑判断状态转移条件,描述状态转移规律,第三个使用同步时序电路描述次态的输出。

代码输出机 发表于 2024-2-26 17:38 | 显示全部楼层
状态机可以移植到单片机上使用吗?
超能电子 发表于 2024-2-26 17:49 | 显示全部楼层
FPGA使用状态机的情况还是比较多的。
波尔街道的松柏 发表于 2025-9-26 12:27 | 显示全部楼层
一段式:状态判断、状态转移、输出动作全在一个 always 块,结构简单但逻辑混杂,维护难,适合简单场景;
两段式:用两个 always 块,一个管状态转移(时序逻辑),一个管输出(组合 / 时序逻辑),逻辑分离,比一段式清晰,输出易有毛刺;
三段式:三个 always 块,分别处理当前状态寄存、次态计算、输出生成,输出为纯时序逻辑,无毛刺,稳定性高,适合复杂、高要求场景。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

36

主题

281

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部