用CPLD/VERILOG写串行FLASH,代码难度如何?

[复制链接]
1411|5
 楼主| magic_yuan 发表于 2015-3-19 20:23 | 显示全部楼层 |阅读模式
各位大神,
   见如题,用CPLD/VERILOG写串行FLASH,代码难度如何? VERILOG初学者。
    应用中需要将一些数据写入串行FLASH,开机时调出数据,用于校准。
    开始考虑到难度大,准备多加一块ARM来做中间MCU ,成本是增加了。
   感谢啊!
zkf0100007 发表于 2015-3-20 08:39 | 显示全部楼层
SPI接口的么?难度一般吧
没必要加什么ARM了
如果用的XILINX的FPGA,实在不行加个PicoBlaze来实现SPI就比较简单了
 楼主| magic_yuan 发表于 2015-3-22 18:17 | 显示全部楼层
zkf0100007 发表于 2015-3-20 08:39
SPI接口的么?难度一般吧
没必要加什么ARM了
如果用的XILINX的FPGA,实在不行加个PicoBlaze来实现SPI就比较 ...

多谢大神,
  用的ALTERA的CPLD   EPM1270 ,不知道网上有没有专门的模块
zkf0100007 发表于 2015-3-23 11:02 | 显示全部楼层
magic_yuan 发表于 2015-3-22 18:17
多谢大神,
  用的ALTERA的CPLD   EPM1270 ,不知道网上有没有专门的模块

搜索一下吧,SPI接口的代码是有的,拿过来消化改造一下

评论

感谢!  发表于 2015-3-23 18:24
感谢!  发表于 2015-3-23 18:24
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:发到3000帖时,生活大概完成了一种转折。

359

主题

2770

帖子

7

粉丝
快速回复 在线客服 返回列表 返回顶部